728x90
반응형

전체 글 50

728x90
반응형

챗GPT 5 완전 분석: GPT-4와의 차이와 혁신 포인트

1. GPT-5 개요2025년 8월 7일, OpenAI는 GPT-5를 공식 출시했습니다.이전 버전(GPT-4, GPT-4.5) 대비 성능·안정성·개인화 세 가지 측면에서 큰 도약을 이뤘으며, 단순 대화 AI를 넘어 전문가 수준(PhD-level)의 지식과 추론 능력을 제공합니다.2. GPT-4 vs GPT-5 비교 표구분GPT-4 / GPT-4.5GPT-5출시일GPT-4: 2023년 3월 / GPT-4.5: 2024년 말2025년 8월 7일모델 구조단일 모델 중심3요소 통합형① gpt-5-main(빠른 응답)② gpt-5-thinking(깊은 추론)③ 라우터(자동 선택)성능 (벤치마크)AIME 2024: ~65%코딩·수학 정확도 중상위AIME 2025: 94.6%SWE-bench Verified: 74...

카테고리 없음 2025.08.08

[컴활 2급 실기] 1트 합격, 합격 점수, 필기부터 실기 준비에 대한 총 정리 및 총평!!

실기 합격글을 금방 올리려 했지만... 자주 글을 쓰질 않다 보니 가끔 생각났을 때 올리게 되네요. 합격 이후에 시간이 좀 지났다 보니까 실기 점수를 확인하려면 따로 상공회의소 홈페이지에서 문의글을 작성해야만 알 수가 있네요.일단 이전에 필기 시험에 관한 글을 작성해 두었으니 혹시 구경하시려면 아래 글들을 확인하시면 됩니다!https://dailypangpang.tistory.com/47 [컴활 2급 필기] 시험 준비 1, 2일차 공부 방법 (상세한 내용 + 필기 정리)오랜만에 글 작성하네요. 다시 한번 꾸준히 조금씩이라도 써 봐야죠. 근황으로는 취준 벌써 6개월... 이력서를 조금 더 풍부하게 만들고자 준비하게 됐어요.다들 구글링해서 정보부터 한 번 확dailypangpang.tistory.comhtt..

Daily/자격증 2025.07.31

[전기기사 실기] 시험 접수 시 기간 내 응시 날짜 선택 불가 (주의하세요!)

결론만 보실 분들은 스크롤 쭉 내려서 마지막 내용만 보세요! 기사 실기 시험을 준비하시는 분들 중에 공부 계획을 짜기 전 꼭 알아두셔야 할 게 있어요.필기 시험을 준비 할 때 저는 응시 가능 기간 중에 가장 마지막 날을 기준으로 두고 공부 계획을 세웠어요(물론 계획대로 안됐지만...)25년 1회차 필기시험 기간은 보시는 것 처럼 2월 7일 ~ 3월 4일로 나와있죠?이때 응시했을 때는 완전 마지막 날인 3월 4일에 응시를 했었어요. 게을러져서 접수해 놓고 공부를 거의 안해서 응시는 했지만 당연하게도 불합격이었어요... 그래도 나름 전기공학과를 나와서 기본지식 덕분에 공부 안한 것 치곤(?) 풀어낸 문제가 쫌 있었어요. 사실상 드믄드믄 기억나는 걸로 끼워 맞추듯 푼 거였지만요. ㅋㅋㅋㅋㅋㅋㅋㅋㅋㅋㅋㅋㅋ아무튼..

Daily/자격증 2025.07.14

[컴활 2급 필기] (총 정리) 시험 공부 방법, 공부 시간, 필기 합격, 시험 접수

필기 합격한지 시간이 좀 지나서 올리네요. 이번 글은 필기/실기 시험 접수와 필기 공부한 내용의 총 정리를 해보려고 합니다! 먼저 필기 시험 접수와 합격부터 짧게 작성해 볼게요. 12월 말에 필기시험 접수를 하려고 했는데 상시시험이 중순 쯤 끝나나봐요... 접수 가능한 일이 아예 안 뜨더라구요. 12월 2X일부터는 시험이 없었고, 1월 1일 시험 접수를 하려고 들어가 보니 1월 6일부터 상시시험이 개설되었습니다. 상시시험이라서 항상 있을거라고 생각했던게 미스였네요. 연말, 연초에는 미개설 되나봐요.저는 서울상공회의소(남대문) 1시험장으로 접수했습니다. 그리고 시험은 잘 보지도 못 보지도 않게 무난한 점수로 합격했습니다!필기 시험 접수 필기 시험 합격 실기 시험 접수그리고 실기 시험은 다른 곳으로 경기..

Daily/자격증 2025.01.14

[컴활 2급 필기] 시험 준비 3~8일차 공부 현황 | 자기 관리 앱 추천(도트 타이머)

이번 6일 동안은 다른 일들 때문에 그다지 공부를 많이 하지 못했네요 ㅜㅜ지난 글처럼 현재까지의 내용을 또 공유 해보겠습니다~~1. 순공 시간: 5시간 // 아주 절망적일 정도로 공부를 안 했네요...2. 공부 방법: 교재 1회독 / 필기 정리 / 교재 내 문제 풀이1~2일차와는 다르게 귀찮아져서 1회독하면서 필기 정리, 문제 풀이 한 번에 했어요 ㅋㅋㅋ3. 공부량: 70 Page(100~170p 쯤)1과목(1~8단원) 중에 3~6단원 마쳤네요 아 그리고 저는 순공 시간 체크하는 것도 어플 이용해서 하고 있어요. 이게 공부하는 동안 휴대폰도 안 만지게 되고, 은근히 시간 채우려는 마음에 집중도 잘되는 느낌?? 자기 관리 앱 추천 (순공 시간 체크용)꿀 기능!! 타이머 돌아가게 Start 누르고 핸드폰 뒤..

Daily/자격증 2024.12.17

[컴활 2급 필기] 시험 준비 1, 2일차 공부 방법 (상세한 내용 + 필기 정리)

오랜만에 글 작성하네요. 다시 한번 꾸준히 조금씩이라도 써 봐야죠. 근황으로는 취준 벌써 6개월... 이력서를 조금 더 풍부하게 만들고자 준비하게 됐어요.다들 구글링해서 정보부터 한 번 확인하고 하듯이 저도 구글링으로 이것저것 참고했어요.보면 다들 필기는 빠르게는 3일 ~ 5일 정도 준비했다고 하더라고요. 그리고 앱 활용!그래서 저도 어떻게 준비하고 공부하고 있는지 공유 드릴려고 합니다.*** 사용하는 앱, 교재, 필기 정리본 아래에 사진으로 공유하겠습니다.*** 정리본은 이렇게 정리했다 정도로 보시면 될 것 같아요. 나중에 정리본 필요하시면 댓글 달아주세요. 완성하고 공유해 드릴게요 ㅋㅋㅋ 저는 필기 1주일 / 실기 1주일 정도로 잡고 시작했어요. 일단 활용해 볼 수 있는 선택지랑 제가 하고 있는 건..

Daily/자격증 2024.12.11

회로이론(23) : Op-Amp #6 [출력 방정식을 통한 op-amp 회로 설계 및 요약]

회로 설계하기 다음과 같이 주어진 출력이 되도록 두 입력 V1과 V2가 있는 op-amp 회로를 설계한다고 했을 때, 설계하고자 하는 출력 방정식 주어진 방정식은 표준형 차동 증폭기의 출력이다. 아래와 같은 회로를 사용한다고 해보자. 그럴 경우 이 회로망의 출력 방정식을 나타내어 위의 주어진 출력 방정식과 비교하면 된다. 회로의 출력 방정식 각 입력 전압 V1과 V2의 계수와 비교하여 구하도록 한다. 1의 계수 비교>2의 계수 비교> 따라서, R1 = 10kΩ, R3 = 20kΩ 으로 선택한다고 하면R2 = 50k,Ω R4 = 30kΩ이 된다. 두 번째 회로에서 계측 증폭기는 프로세스 제어 또는 측정 분야에 사용되는 미세 신호의 증폭기이고 단일 패키지 단위로 시장에 사용화되어 있다. 이 회..

[전기전자공학 실험] 트랜지스터 기초실험 : 예비보고서

개요 쌍극성 트랜지스터의 기본적인 동작원리를 익히고 트랜지스터 회로에서 부하선과 동작점의 개념을 익힌다. 또한 트랜지스터의 특성 곡선을 실험적으로 확인한다. 관련 이론 트랜지스터 N형 반도체와 P형 반도체를 npn 혹은 pnp의 격층 구조로 조합한 소자. 세 개의 단자를 가지고 있으며 각각 콜렉터(collector), 에미터(emitter), 베이스(base)라 부른다. - 주단자: 컬렉터, 에미터 - 트랜지스터의 전류: 콜렉터에서 에미터로 소자를 관통하여 흐르는 전류 IC를 말함(pnp형의 경우 반대 방향) - 트랜지스터 소자 양단 전압:: 컬렉터와 에미터 사이에 걸리는 전압 VCE - 트랜지스터의 특성: IC, VCE 두 변수 사이의 전압-전류 간- 관계를 의미 - 베이스 단자: 전압-전류 특성을 베..

회로이론(22) : Op-Amp #5 [op-amp 포화 비포화 및 출력 계산]

(1) 다음 회로는 정밀 차동 전압 이득 장치이다. 이것은 A/D 변환기에 단일 입력을 제공하는 데 사용된다. 두 입력에 대한 출력식을 유도하도록 한다. 회로를 해석하기 위하여 그 등가회로를 그린다. op-amp 입력 양단에 걸리는 전압이 대략 0이라는 것과 각각의 입력으로 흐르는 전류가 0임을 상기하자. 즉 이상적인 op-amp 라는 가정은 바탕에 둔 것이다. 그러면 마디 방정식을 이용하여 마디 전압 v1과 v2를 vO와 va의 항으로 표현할 수 있다. vO를 v1과 v2의 항으로 표현하는 식을 세워야 하기 때문에 두 마디 방정식으로부터 단순히 va만 제거하면 된다. 마디 방정식은 다음과 같다. KCL @ v1 KCL @ v2 위 두 식을 연립하여 va를 제거하고 vO를 v1과 v2의 항으로 나타낸 식..

회로이론(21) : Op-Amp #4 [증폭기 이득오차, 비반전 증폭기, 차동 증폭기, 가산 증폭기, 계측 증폭기]

비반전 증폭기 및 증폭기 이득오차 증폭기의 이득오차 정의 표준형 비반전 구성의 이득오차 β의 식 증폭기의 이득오차 정의를 토대로 유한한 이득 AO를 갖는 비반전 구성의 이득오차를 구해보도록 하겠다. 다음 회로는 표준형 비반전 op-amp 회로와 그 등가 회로이다. 회로 해석을 쉽게 하기 위해서 그 등가 회로에 대해서 방정식들을 구하도록 한다. vS는 마디간의 전위차를 이용한 관계식이다. 종속 전압원은 GND가 기준이 되므로 vO이 곧 AOvin이 된다. v1은 vO이 저항 R1에 걸리는 전압에 대한 식이며, 전압 분배를 이용하였다. 다음은 회로망에 대한 입력과 출력 간의 관계식이다. 따라서 위의 식을 정리하면 실제 이득이 구해진다. 이 회로의 이상적인 이득이 (R1 + R2)/R1 = 1/β 임을 상기하..